TY -的A2 Vanderbauwhede Wim盟——Giorgi罗伯托盟,哈利利的Farnam盟——Procaccini马可PY - 2019 DA - 2019/11/03 TI -将时间转换成一个架构:COTSon的协同和HLS (HLS)域Expertise-Designing计算机体系结构通过SP - 2624938六世- 2019 AB -系统需求翻译成低级表示(如寄存器传输级或RTL)是典型的目标fpga系统的设计。然而,设计空间探索(DSE)需要确定最终的架构可能会耗费时间,即使使用高级合成(HLS)工具。在本文中,我们说明我们的混合方法,它使用一个前端HLS,内镜下动态慢动作影像进行更迅速地通过使用一个更高级别的抽象,但没有失去准确性,多亏了惠普实验室COTSon仿真基础设施结合内镜下动态慢动作影像工具(MYDSE工具)。特别是,这个提议的方法被证明是有效的达到一个适当的设计的整个系统在更短的时间要比直接在HLS设计一切。我们的激励问题是部署一个新的线程执行模型称为数据流(DF-Threads) yet-to-be-designed硬件上运行。对于这一目标,直接使用HLS太过早的设计周期。因此,我们的方法的关键在于定义的第一个原型仿真框架设计,逐步迁移到Xilinx HLS后验证的关键性能指标的小说在模拟器系统。解释这个工作流,我们首先使用一个简单的驾驶的例子包括在一个双向的造型联想缓存。然后,我们解释我们如何推广这种方法和描述类型的结果,我们可以分析在公理的项目,这帮助我们减少开发时间从几个月到天/小时/周。SN - 1687 - 7195你2019/2624938 / 10.1155——https://doi.org/10.1155/2019/2624938——摩根富林明可重构计算的国际杂志PB - Hindawi KW - ER